verilog实现DDS
ise+modelsim下仿真实现DDS
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 6 2009-11-23 09:13 DDS.lso
文件 1333109 2009-10-24 20:44 DDSlk_mem_gen_ds512.pdf
文件 6020 2009-10-24 20:44 DDSlk_mem_gen_release_notes.txt
文件 372 2009-11-23 09:16 DDSdds.cmd_log
文件 6 2009-10-24 20:16 DDSdds.lso
文件 41954 2009-11-23 09:17 DDSdds.ngc
文件 19862 2009-11-23 09:17 DDSdds.ngr
文件 22 2009-11-23 09:16 DDSdds.prj
文件 903 2009-11-23 09:17 DDSdds.stx
文件 17724 2009-11-23 09:17 DDSdds.syr
文件 1870 2009-11-23 09:12 DDSdds.v
文件 1110 2009-11-23 09:16 DDSdds.xst
文件 280048 2009-12-10 19:39 DDSdds6.ise
文件 280048 2009-12-10 19:39 DDSdds6.ise_ISE_Backup
文件 220 2009-11-23 09:17 DDSdds6.ntrc_log
文件 3566 2009-12-10 17:00 DDSdds_summary.html
文件 80 2009-10-24 20:45 DDSdds_vhdl.prj
文件 327 2009-11-16 11:05 DDSisim emphdllib.ref
文件 664 2009-11-16 11:05 DDSisim emphdpdeps.ref
文件 2244 2009-11-16 11:05 DDSisim empvlg03 est__dds__v.bin
文件 5802 2009-11-16 11:05 DDSisim empvlg2Bdds.bin
文件 3401 2009-11-16 11:05 DDSisim empvlg2Dglbl.bin
文件 4415 2009-11-16 11:05 DDSisim empvlg43
om__cose.bin
文件 4415 2009-11-16 11:05 DDSisim empvlg64
om__sine.bin
文件 915 2009-11-16 11:05 DDSisimworkddsdds.h
文件 34704 2009-11-16 11:05 DDSisimworkddsmingwdds.obj
文件 946 2009-11-16 11:05 DDSisimworkglblglbl.h
文件 25182 2009-11-16 11:05 DDSisimworkglblmingwglbl.obj
文件 327 2009-11-16 11:05 DDSisimworkhdllib.ref
文件 639 2009-11-16 11:05 DDSisimworkhdpdeps.ref
............此处省略144个文件信息
static const char * HSimCopyRightNotice = “Copyright 2004-2005 Xilinx Inc. All rights reserved.“;
#ifdef __MINGW32__
#include “xsimMinGW.h“
#else
#include “xsim.h“
#endif
static HSim__s6* IF0(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createworkMtest__dds__v(const char*);
HSim__s6 *blk = createworkMtest__dds__v(label);
return blk;
}
static HSim__s6* IF1(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1__output__stage(const char*);
HSim__s6 *blk = createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1__output__stage(label);
return blk;
}
static HSim__s6* IF2(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(const char*);
HSim__s6 *blk = createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(label);
return blk;
}
static HSim__s6* IF3(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(const char*);
HSim__s6 *blk = createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(label);
return blk;
}
static HSim__s6* IF4(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(const char*);
HSim__s6 *blk = createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(label);
return blk;
}
static HSim__s6* IF5(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(const char*);
HSim__s6 *blk = createxilinxcorelib_ver_auxlibM_b_l_k___m_e_m___g_e_n___v2__1(label);
return blk;
}
static HSim__s6* IF6(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createworkMrom__sine(const char*);
HSim__s6 *blk = createworkMrom__sine(label);
return blk;
}
static HSim__s6* IF7(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createworkMrom__cose(const char*);
HSim__s6 *blk = createworkMrom__cose(label);
return blk;
}
static HSim__s6* IF8(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createworkMdds(const char*);
HSim__s6 *blk = createworkMdds(label);
return blk;
}
static HSim__s6* IF9(HSim__s6 *Archconst char* labelint nGenerics
va_list vap)
{
extern HSim__s6 * createworkMglbl(const char*);
HSim__s6 *blk = createworkMglbl(label);
return blk;
}
class _top : public HSim__s6 {
public:
_top() : HSim__s6(false “_top“ “_top“ 0 0 HSim::VerilogModule) {}
HSimConfigDecl * topModuleInstantiate() {
HSimConfigDecl
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 6 2009-11-23 09:13 DDS.lso
文件 1333109 2009-10-24 20:44 DDSlk_mem_gen_ds512.pdf
文件 6020 2009-10-24 20:44 DDSlk_mem_gen_release_notes.txt
文件 372 2009-11-23 09:16 DDSdds.cmd_log
文件 6 2009-10-24 20:16 DDSdds.lso
文件 41954 2009-11-23 09:17 DDSdds.ngc
文件 19862 2009-11-23 09:17 DDSdds.ngr
文件 22 2009-11-23 09:16 DDSdds.prj
文件 903 2009-11-23 09:17 DDSdds.stx
文件 17724 2009-11-23 09:17 DDSdds.syr
文件 1870 2009-11-23 09:12 DDSdds.v
文件 1110 2009-11-23 09:16 DDSdds.xst
文件 280048 2009-12-10 19:39 DDSdds6.ise
文件 280048 2009-12-10 19:39 DDSdds6.ise_ISE_Backup
文件 220 2009-11-23 09:17 DDSdds6.ntrc_log
文件 3566 2009-12-10 17:00 DDSdds_summary.html
文件 80 2009-10-24 20:45 DDSdds_vhdl.prj
文件 327 2009-11-16 11:05 DDSisim emphdllib.ref
文件 664 2009-11-16 11:05 DDSisim emphdpdeps.ref
文件 2244 2009-11-16 11:05 DDSisim empvlg03 est__dds__v.bin
文件 5802 2009-11-16 11:05 DDSisim empvlg2Bdds.bin
文件 3401 2009-11-16 11:05 DDSisim empvlg2Dglbl.bin
文件 4415 2009-11-16 11:05 DDSisim empvlg43
om__cose.bin
文件 4415 2009-11-16 11:05 DDSisim empvlg64
om__sine.bin
文件 915 2009-11-16 11:05 DDSisimworkddsdds.h
文件 34704 2009-11-16 11:05 DDSisimworkddsmingwdds.obj
文件 946 2009-11-16 11:05 DDSisimworkglblglbl.h
文件 25182 2009-11-16 11:05 DDSisimworkglblmingwglbl.obj
文件 327 2009-11-16 11:05 DDSisimworkhdllib.ref
文件 639 2009-11-16 11:05 DDSisimworkhdpdeps.ref
............此处省略144个文件信息
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件举报,一经查实,本站将立刻删除。
评论列表(条)