Zynq学习之使用AXI_DMA (Direct Register Mode).rar


Zynq中使用AXI_DMA。DMA向FIFO1中写入数据,PL从FIFO1中读出数据;PL向FIFO2中写入数据,当写入完成后,触发GPIO中断,控制DMA开启接收,从FIFO2中读出数据。写入数据、读出数据的开启均由VIO控制。开发环境:Vivado 2018.3 开发板:黑金AX7010。
资源截图
代码片段和文件信息

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件举报,一经查实,本站将立刻删除。

发表评论

评论列表(条)