所有资源已经打包上传,很好的学习资料。
基于FPGA的分频器设计
1)系统时钟1MHz;
2)要求能产生2分频~16分频信号,分频系数步进值为1;
3)“分频系数置数”按钮每按一次,分频系数增加1,增加到16后如果再次按下“分频系数置数”按钮,分频系数回归到2;置数结束后,按下“启动”按钮,系统按照指定的分频系数生成分频信号;
4)n分频后,“1”电平持续的时间要求1~n-1可调,步进值1;
5)“占空系数置数”按钮每按一次,“1”电平持续时间增加1,增加到n-1后如果再次按下“分频系数置数”按钮,“1”电平持续时间回归到1;再按下“启动”按钮后,系统按照指定的“1”电平持续时间生成分频信号;
代码片段和文件信息
属性 大小 日期 时间 名称
----------- --------- ---------- ----- ----
文件 1766 2014-01-02 00:39 EDA设计wertclk_b.bsf
文件 1113 2014-01-02 00:39 EDA设计wertclk_b.vhd
文件 1731 2014-01-02 01:17 EDA设计wertdbadd_sub_unc.tdf
文件 1876 2014-01-02 01:17 EDA设计wertdbadd_sub_vnc.tdf
文件 32646 2014-01-02 01:17 EDA设计wertdbalt_u_div_t5f.tdf
文件 1823 2014-01-02 23:39 EDA设计wertdbeda.(0).cnf.cdb
文件 938 2014-01-02 23:39 EDA设计wertdbeda.(0).cnf.hdb
文件 713 2014-01-02 01:17 EDA设计wertdbeda.(1).cnf.cdb
文件 1150 2014-01-02 01:17 EDA设计wertdbeda.(1).cnf.hdb
文件 22708 2014-01-02 01:17 EDA设计wertdbeda.(10).cnf.cdb
文件 15728 2014-01-02 01:17 EDA设计wertdbeda.(10).cnf.hdb
文件 768 2014-01-02 01:17 EDA设计wertdbeda.(11).cnf.cdb
文件 627 2014-01-02 01:17 EDA设计wertdbeda.(11).cnf.hdb
文件 1022 2014-01-02 01:17 EDA设计wertdbeda.(12).cnf.cdb
文件 649 2014-01-02 01:17 EDA设计wertdbeda.(12).cnf.hdb
文件 1451 2014-01-02 01:17 EDA设计wertdbeda.(13).cnf.cdb
文件 585 2014-01-02 01:17 EDA设计wertdbeda.(13).cnf.hdb
文件 8771 2014-01-02 01:17 EDA设计wertdbeda.(14).cnf.cdb
文件 667 2014-01-02 01:17 EDA设计wertdbeda.(14).cnf.hdb
文件 775 2014-01-02 01:17 EDA设计wertdbeda.(15).cnf.cdb
文件 548 2014-01-02 01:17 EDA设计wertdbeda.(15).cnf.hdb
文件 680 2014-01-02 01:17 EDA设计wertdbeda.(16).cnf.cdb
文件 494 2014-01-02 01:17 EDA设计wertdbeda.(16).cnf.hdb
文件 1361 2014-01-02 01:17 EDA设计wertdbeda.(17).cnf.cdb
文件 584 2014-01-02 01:17 EDA设计wertdbeda.(17).cnf.hdb
文件 8047 2014-01-02 01:17 EDA设计wertdbeda.(18).cnf.cdb
文件 669 2014-01-02 01:17 EDA设计wertdbeda.(18).cnf.hdb
文件 737 2014-01-02 01:17 EDA设计wertdbeda.(19).cnf.cdb
文件 547 2014-01-02 01:17 EDA设计wertdbeda.(19).cnf.hdb
文件 3280 2014-01-02 01:17 EDA设计wertdbeda.(2).cnf.cdb
............此处省略132个文件信息
----------- --------- ---------- ----- ----
文件 1766 2014-01-02 00:39 EDA设计wertclk_b.bsf
文件 1113 2014-01-02 00:39 EDA设计wertclk_b.vhd
文件 1731 2014-01-02 01:17 EDA设计wertdbadd_sub_unc.tdf
文件 1876 2014-01-02 01:17 EDA设计wertdbadd_sub_vnc.tdf
文件 32646 2014-01-02 01:17 EDA设计wertdbalt_u_div_t5f.tdf
文件 1823 2014-01-02 23:39 EDA设计wertdbeda.(0).cnf.cdb
文件 938 2014-01-02 23:39 EDA设计wertdbeda.(0).cnf.hdb
文件 713 2014-01-02 01:17 EDA设计wertdbeda.(1).cnf.cdb
文件 1150 2014-01-02 01:17 EDA设计wertdbeda.(1).cnf.hdb
文件 22708 2014-01-02 01:17 EDA设计wertdbeda.(10).cnf.cdb
文件 15728 2014-01-02 01:17 EDA设计wertdbeda.(10).cnf.hdb
文件 768 2014-01-02 01:17 EDA设计wertdbeda.(11).cnf.cdb
文件 627 2014-01-02 01:17 EDA设计wertdbeda.(11).cnf.hdb
文件 1022 2014-01-02 01:17 EDA设计wertdbeda.(12).cnf.cdb
文件 649 2014-01-02 01:17 EDA设计wertdbeda.(12).cnf.hdb
文件 1451 2014-01-02 01:17 EDA设计wertdbeda.(13).cnf.cdb
文件 585 2014-01-02 01:17 EDA设计wertdbeda.(13).cnf.hdb
文件 8771 2014-01-02 01:17 EDA设计wertdbeda.(14).cnf.cdb
文件 667 2014-01-02 01:17 EDA设计wertdbeda.(14).cnf.hdb
文件 775 2014-01-02 01:17 EDA设计wertdbeda.(15).cnf.cdb
文件 548 2014-01-02 01:17 EDA设计wertdbeda.(15).cnf.hdb
文件 680 2014-01-02 01:17 EDA设计wertdbeda.(16).cnf.cdb
文件 494 2014-01-02 01:17 EDA设计wertdbeda.(16).cnf.hdb
文件 1361 2014-01-02 01:17 EDA设计wertdbeda.(17).cnf.cdb
文件 584 2014-01-02 01:17 EDA设计wertdbeda.(17).cnf.hdb
文件 8047 2014-01-02 01:17 EDA设计wertdbeda.(18).cnf.cdb
文件 669 2014-01-02 01:17 EDA设计wertdbeda.(18).cnf.hdb
文件 737 2014-01-02 01:17 EDA设计wertdbeda.(19).cnf.cdb
文件 547 2014-01-02 01:17 EDA设计wertdbeda.(19).cnf.hdb
文件 3280 2014-01-02 01:17 EDA设计wertdbeda.(2).cnf.cdb
............此处省略132个文件信息
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件举报,一经查实,本站将立刻删除。
评论列表(条)